CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

ارایه روشی جهت بهبود قابلیت اطمینان مدارهای دیجیتال

عنوان مقاله: ارایه روشی جهت بهبود قابلیت اطمینان مدارهای دیجیتال
شناسه ملی مقاله: NEEC04_064
منتشر شده در چهارمین کنفرانس ملی مهندسی برق ایران در سال 1396
مشخصات نویسندگان مقاله:

بنفشه صفرپور - گروه مهندسی برق، دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی
مهدی آمون - گروه مهندسی برق، دانشکده مهندسی برق، واحد نجف آباد، دانشگاه آزاد اسلامی

خلاصه مقاله:
تامین قابلیت اطمینان در سیستم های دیجیتال یکی از دغدغه های طراحان سیستم هاست، قابلیت اطمینان در یک سیستم به معنی پیوستگی سرویس درست است، از سوی دیگر، خطاهای نرم از عوامل موثر در کاهش قابلیت اطمینان هستند. بنابراین ارزیابی قابلیت اطمینان سیستم ها در مقابل خطا بسیار مهم است. استفاده از انواع افزونگی در بخش هایی از مدار پیاده سازی شده، از جمله راهکارهایی است که برای مقاوم سازی در این زمینه استفاده می شود. قابلیت اطمینان در یک سیستم از طریق افزونگی در سخت افزار، نرم افزار، اطلاعات یا محاسبات به دست می آید. در این مقاله با استفاده از انواع مختلف افزونگی به بررسی قابلیت اطمینان مدارها می پردازیم. همچنین نشان می دهیم با توجه به قابلیت اطمینان انواع کدها به دلیل بیشتر بودن تعداد بیت ها در کدهای افزونگی اطلاعات با افزایش زمان کدهای افزونگی فضایی قابلیت اطمینان بهتری دارند، سپس کدهای گفته شده در بالا با استفاده از systemC پیاده سازی می شوند.

کلمات کلیدی:
قابلیت اطمینان، مدارهای دیجیتال، افزونگی، systemc

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/769325/