طراحی یک سلول جدید بسیار توان پایین SRAM با بهبود حاشیه نویز خواندن

سال انتشار: 1396
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 79

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_SAIRAN-8-3_014

تاریخ نمایه سازی: 9 آبان 1402

چکیده مقاله:

امروزه حافظه های استاتیک یکی از قسمت های مهم مدارات دیجیتال می باشند و به علت سرعت و قدرت مناسب، در ساخت پردازنده ها، به کارگرفته می شوند. همچنین از حافظه های استاتیک به منظور ایجاد حافظه های نهان استفاده می شود. با افزایش درخواست کاربردهای باطری محور، توجه ویژه ای به متدهای کاهش توان مصرفی بلوک های حافظه شده است. سلول های حافظه های استاتیک اغلب در مد نگهداری داده هستند. علاوه بر این با بزرگ شدن سایز حافظه های استاتیک، توان استاتیک اهمیت ویژه ای می یابد و بخش بیشتر توان مصرفی را به خود اختصاص می دهد، در نتیجه کاهش توان استاتیک در اولویت طراحی قرار می گیرد. در این مقاله یک سلول جدید حافظه ارائه شده است که کاهش توان استاتیک را به همراه دارد. در این طرح با قابلیت مسیر خواندن و نوشتن جداگانه، توان استاتیک نسبت به سلول سنتی شش ترانزیستوری %۲۱/۷۸ کاهش و حاشیه نویز استاتیک خواندن نسبت به سلول سنتی شش ترانزیستوری %۵۹/۲۰۲ افزایش یافته است. به منظور ارزیابی عملکرد سلول ارائه شده و مقایسه نتایج، شبیه سازی ها در تکنولوژیTSMC ۱۳۰nm CMOS و تحت ولتاژ تغذیه ۲/۱ ولت صورت پذیرفته است.

کلیدواژه ها:

نویسندگان

محمد غلامی

استادیار دانشگاه مازندران، دکترای الکترونیک

شکوفه نقی زاده

موسسه آموزش عالی روزبهان، کارشناسی ارشد کامپیوتر